# EXAMEN - DISEÑO DE CIRCUITOS INTEGRADOS DIGITALES ING. MARIANO MOREL

## MAESTRÍA EN CIENCIAS DE LA INGENIERÍA – FIUBA

#### Ejercicio 1

A - Implemente el código RTL de un sincronizador para N bits de palabra de datos y un largo L de cantidad de flip-flops de resolución. El protocolo de handshaking debe ser de dos fases.

```
module sincronizador (
  input wire clk_src,
                           // Reloj del launching domain
  input wire clk_dst,
                           // Reloj del capturing domain
  input wire [N-1:0] data_in, // Datos de entrada en el launching domain
  output reg [N-1:0] data_out, // Datos de salida en el capturing domain
  input wire req,
                          // Señal de solicitud del protocolo de handshaking
  output reg ack
                          // Señal de reconocimiento del protocolo de handshaking
);
  parameter N = 8;
                           // Número de bits en la palabra de datos
  parameter L = 2;
                           // Largo de flip-flops de resolución
  reg [N-1:0] data_sync [L-1:0]; // Arreglo para los flip-flops en el sincronizador
  integer i;
  always @(posedge clk_src) begin
    if (req) begin
       data_sync[0] <= data_in; // Primera etapa del sincronizador
     end
  end
  always @(posedge clk_dst) begin
     for (i = 1; i < L; i = i + 1) begin
       data_sync[i] <= data_sync[i-1]; // Cadena de flip-flops de sincronización
     end
     data_out <= data_sync[L-1];</pre>
     ack <= req; // Protocolo de handshaking
  end
endmodule
```

El módulo es un **sincronizador** de datos entre dos dominios de reloj diferentes (dos señales de reloj que pueden estar en diferentes frecuencias o fases). Se utiliza para transferir datos de manera segura entre componentes que operan con relojes independientes, evitando problemas de sincronización y asegurando que los datos se capturen correctamente.

## B- Suponga un proceso CMOS con los siguientes parámetros:

TW = 75ns

$$\tau 0 = \tau / (A - 1) = 0.23$$
ns

tsu = 1ns

Si la frecuencia de operación del launching domain es de 20MHz y produce datos al mayor throuput posible, mientras que la frecuencia de operación capturing domain es de 200MHz, dimensione el/los sincronizador/es para un MTBF de 10 años.

Para calcular el número de etapas de flip-flops necesarias en el sincronizador (L) para obtener el **Mean Time Between Failures (MTBF)** deseado de 10 años en el cruce de dominios de reloj, usamos la fórmula de MTBF para un sincronizador asíncrono en un proceso CMOS.

$$ext{MTBF} = rac{e^{rac{T_W - t_{su}}{ au}}}{f_{
m src} \cdot f_{
m dst}}$$

- TW: Tiempo de ventana (setup + hold time) para la captura
- τ: Constante de resolución delsincronizador
- t<sub>su</sub>: Setup time del flip-flop
- f<sub>src</sub>: Frecuencia del dominio de lanzamiento (20 MHz).
- f<sub>dst</sub>: Frecuencia del dominio de captura (200 MHz).

MTBF (segundos) = 315.576.000 s --> incluye un día más por año bisiesto

Haciendo los cálculos correspondientes:

Valor requerido, despejando de la ecuación de MTBF:

TW-tsu = 12.76ns

Valor actual, haciendo la resta directamente de los datos dados:

TW-tsu = 74 ns

Dado que el valor actual excede el valor requerido, solo una etapa de flip-flop en el sincronizador es suficiente para garantizar un MTBF de 10 años en este caso.

## C- Como se modificaría el MTBF manteniendo el mismo largo L pero teniendo 4 inversores en los lazos de cada flip-flop de resolución?

Si agregamos 4 inversores en los lazos de cada flip-flop de resolución, esto afecta la constante de resolución del sincronizador  $\tau$  ya está relacionada con la capacidad del circuito para resolver estados de meta-estabilidad. En un flip-flop, el lazo de realimentación que determina su estabilidad y velocidad de resolución está afectado por la cantidad de inversores, que incrementan la constante de tiempo de  $\tau$ 

Si consideramos que cada inversor contribuye linealmente al aumento de  $\tau$ , entonces la nueva  $\tau$  puede calcularse en función del número de inversores adicionales.

Supongamos que cada inversor añade una cantidad proporcional a la τ original. Entonces, si se agregan 4 inversores, la nueva constante de resolución podría aproximarse como:

$$\tau_{\text{new}} = \tau (1 + k \times n_{\text{inv}})$$
 k: Factor de aumento de la constante de resolución por cada inversor

Como ejemplo, se asume un incremento del 10% por cada inversor en la constante de resolución. Con 4 inversores adicionales, tenemos un  $\tau_{\text{new}}$  un 40% mayor que la  $\tau$  original. El MTBF daría mucho mayor a los 10 años, por lo que el sincronizador tendría nuevamente una probabilidad extremadamente baja de fallar en el cruce de dominios de reloj

#### Ejercicio 2

#### A- Determine la función lógica del siguiente circuito:



La tabla de verdad es:

| X1 | X2 | Х3 | Y1 |
|----|----|----|----|
| 0  | 0  | 0  | 1  |
| 0  | 0  | 1  | 1  |
| 0  | 1  | 0  | 1  |
| 0  | 1  | 1  | 0  |
| 1  | 0  | 0  | 1  |
| 1  | 0  | 1  | 0  |
| 1  | 1  | 0  | 0  |
| 1  | 1  | 1  | 0  |

Con las simplificaciones correspondientes aplicando algebra de Boole, la función lógica queda:

$$Y1 = \overline{X1} \cdot \overline{X2} + \overline{X3} \cdot (X1 \oplus X2)$$

O lo que es equivalente por De Morgan a:

$$Y_1 = \overline{\left(\overline{\left(\overline{X_1} \cdot \overline{X_2}
ight)} \cdot \overline{\left(\overline{X_3} \cdot \left(X_1 \oplus X_2
ight)
ight)}
ight)}$$

B- Si para un proceso se cumple que el inversor es simétrico cuando Wp = 3Wn, dimensione los transistores para que la compuerta posea el mismo logical effort por entrada. Cual es dicho logical effort?

Se parte del circuito anterior, con la relación del inversor simétrico Wp = 3Wn. Por otro lado Wp = K x Wn (mismo L), representa la relación de anchos entre NMOS y PMOS, asumiendo un K=2.

Lo que se necesita es lo siguiente: mirando el circuito, quiero que la resistencia equivalente que presenta el paralelo de los transistores PMOS con entradas X1 y X2, en serie con el transistor con entrada X3, sea igual a su versión NMOS. Para que esto sea posible, las resistencias de los transistores PMOS con entradas X1 y X2, deben ser de valor R y para el transistor con entrada X3, debe ser R/2. Sabiendo que si reduzco la resistencia a la mitad, la capacidad se duplica, para los dos primeros será igual a la Cinv x K y para el restante Cinv x k x 2.

Para la versión pull-down NMOS, será lo mismo sin afectar la capacidad por K.

Para la parte derecha del circuito, el razonamiento es similar, por lo que queda, para los transistores PMOS, dos resistencias en serie R/2 cada una, lo mismo para la versión NMOS. Así las capacidades de entrada serán para cada PMOS, Cinv x k x 2 y para cada NMOS, Cinv x 2 Utilizando la relación g = Cin/Cinv, la capacidad de entrada, el logical effort de cada entrada y el total queda:

$$Cin_{X1} = 2 + 1 + 4 + 2 = 9$$

$$Cin_{X2} = 2 + 1 + 4 + 2 = 9$$

$$Cin_{X3} = 4 + 2 = 6$$

$$g_{X1} = 9/3 = 3$$

$$g_{X2} = 9/3 = 3$$

$$g_{X3} = 6/3 = 2$$

$$g_{total} = 3 + 3 + 2 = 8$$

## C- Cuál es la combinación de entradas qué produce máximo delay y cuál produce mínimo delay.

Si pensamos a la función lógica divida en dos ramas, tendríamos la rama de la NAND con (-X1).(-X2) y la otra rama como otra NAND compuesta por (-X3).(X1 XOR X2). El máximo delay se puede conseguir cuando ambas ramas cambian a activo alto. Esto sucede por ejemplo cuando X1=X2=1 y X3=0. En el caso del mínimo delay, deberíamos tener una rama en activo alto, cuya combinación puede ser X1=X2=0 y X3=1

#### D- Utilice el circuito anterior en la implementación de un Full-Adder.

El siguiente circuito representa el Cout de un F-A





## Ejercicio 3

## A- Para una compuerta NAND simétrica de 2 entradas y tamaño mínimo, determine la capacidad de entrada mediante simulación.



Se utilizó una entrada con un generador de corriente, y la otra entrada y demás conexiones a GND. Además una relación de anchos nmos-pmos de 3 veces. En la parte constante se obtuvo una capacidad de 3.076fF.

B- Si a la salida se la carga con una capacidad C que puede valer entre 10fF y 100fF, determine un modelo de energía consumida en cada transición considere sólo el peor caso de combinación de entradas. Considere que las entradas están alimentadas por una fuente de tensión ideal (escalón) con resistencia equivalente de 10k.

Para la transición de las dos entradas de alto a bajo (peor caso), el modelo de energía para 10fF y 100fF por simulación es:

Energía entregada por la fuente (C\_L=10fF): 1.7152773405812274e-14

Energía almacenada en el capacitor (C\_L=10fF): 3.125e-14

Energy\_cap / Energy\_supply (C\_L=10fF): 1.8218628125414886

Energía entregada por la fuente (C\_L=100fF): 1.2316166322602024e-14

Energía almacenada en el capacitor (C\_L=100fF): 3.12500000000000000e-13

Energy\_cap / Energy\_supply (C\_L=100fF): 25.373155234719054

**Energía Consumida por Transición**: La energía consumida en cada transición se puede modelar usando la fórmula de energía para cargar y descargar una capacitancia (V es la tensión de la fuente de alimentación de la compuerta):

$$E = rac{1}{2} C_{
m load} V^2$$

Modelo de Consumo de Energía con Capacitancia de Entrada y Resistencia: La potencia disipada durante el cambio de estado se puede calcular considerando la corriente que circula a través de los transistores y la resistencia, aunque este último término podría despreciarse.

$$E_{
m trans} = rac{1}{2}CV^2 + I^2Rt_{
m trans}$$

#### Ejercicio 4

Para el siguiente circuito, halle los tiempos de propagación para max delay y min delay del path V2-J considerando los timing windows de las señales V1, V2, V3. Considere la resistencia de las conexiones despreciables frente a las resistencias de salida de los inversores

### NODO V2

SlewIN = 125ps

CIN = 2fF

SlewOUT = 113ps

Delay = 120.5ps

### NODO F

Delay = T2 = 150ps

#### NODO G

SlewIN = 113ps

CinMAX = 7fF = (C9 + 2(C5 + C3))

CinMIN = 3fF = (C9)

SlewOUTMAX = 114.6ps

SlewOUTMIN = 111.6ps

DelayMAX = 125.12ps

DelayMIN = 120.08ps

### NODO H

SlewINMAX = 114.6ps

SlewINMIN = 111.6ps

CinMAX = 7fF = (C10 + 2(C4) + C6)

CinMIN = 5fF = (C10 + C6)

SlewOUTMAX = 114.92ps

SlewOUTMIN = 112.32ps

DelayMAX = 125.5ps

DelayMIN = 122.32ps

#### NODO I

SlewINMAX = 114.92ps

SlewINMIN = 112.32ps

$$Cin = 2fF = CINV$$

SlewOUTMAX = 110.98ps

SlewOUTMIN = 110.46ps

DelayMAX = 119.09ps

DelayMIN = 118.72ps

## NODO J

Hago la suma de todos los delays (máximos y mínimos) calculados por tabla e interpolación, y además le sumo el T2 del nodo F.

**DELAY MAXIMO** = 490.21ps +T2 = 640.21ps

**DELAY MINIMO** = 481.62ps + T2 = 631.62ps